您好,欢迎访问深圳市递百科技术有限公司官网!

深圳市递百科技术有限公司

全程EMC技术支持 ESD防护器件制造商

递百科

服务热线:

0755-23572180

新闻中心

ESD静电整改​以及分析的理论基础

文章出处:行业动态 责任编辑:递百科 发表时间:2024-02-21

ESD应该是EMC中很常见、也是遇到问题更多的测试项目,很多硬件工程师遇到测试失败时,无从下手。今天我们就来说说ESD静电整改以及分析的理论基础,不涉及实际案例应用。


一、ESD电流放电路径

静电电流会选择阻抗更低的路径返回到源头。ESD静电整改简单来看就是找出静电电流泄放路径中的敏感信号,并对其进行ESD防护,提高其抗静电能力。如果产品已经DV/PV,不能改变PCBA,则尽量设计一个阻抗更低的路径,让电流回到源头。

ESD静电整改.jpg


二、ESD分析方法


1、现象分析法

在ESD静电放电测试失效的过程中,会伴随出现各种各样的现象,按照ESD静电放电的失效现象结合具体的电路,可以快速定位失效器件。


2、排除法

排除法是属于一种破坏性试验,针对静电放电过程中出现的异常现象,利用静电枪直接接触DUT敏感IC进行放电,找出与静电放电过程中出现的异常现象,增加ESD保护。


3、屏蔽法

对于PCB,很显著的办法就是加屏蔽罩(分析时可以用铜箔或者导电胶带接地),第二种简单有效的屏蔽方法是拉远距离,使敏感器件远离静电放电电流路径,减少敏感器件与静电放电路径之间的耦合。


三、ESD静电整改的步骤


1、当EMC技术人员反馈ESD测试失效的时候,先确认失效产生的初始设置;


2、问题现象确认清楚后,就需要对问题现象进行深入的分析;


3、根据问题现象分析,做出初步的原因判断,进行相关测试验证,不断排除和缩小问题的范围,直到锁定敏感信号、元器件、或者模块电路。


4、根据问题分析的测试结果,结合具体电路和结构,拟定解决的方案。